Laporan Akhir Percobaan 1

Laporan Akhir - Percobaan 1 - Modul 1


DAFTAR ISI
    5. Video
    6. Analisa





2. Alat dan Bahan [Kembali]

                Terdiri dari 2 yaitu, Modul D'Lorenzo dan Jumper

                1. Modul D'Lorenzo



                2. Kabel Jumper








                2. Set switch B0 dan B1 sesuai dengan jurnal, catat output H yang terjadi pada tabel                                     kebenaran. 
                3. Sekarang ganti switch B1 dengan input clock dan paralel kan ke output H. 
                4. Gambarkan bentuk sinyal keluaran pada tiap-tiap gerbang logika. 

                Rangkaian pada proteus
                    Percobaan melihhat karakterisitik Masing-masing Gerbang Logika dengan variasi B0 dan                 B1 bernilai 1 dan 0

                    Rangkaian pada modul Lorenzo :
                                    

                          Percobaan dengan memvariasikan nilai input B1 dan B0 namun B1 merupakan                     sebuah sinyal yang disebut sebagai Clock




4. Prinsip Kerja Rangkaian 

- Gerbang NOT 

Gerbang logika XOR (exclusive OR) adalah jenis gerbang logika yang memiliki dua input dan menghasilkan output aktif (logika 1) hanya jika salah satu input aktif (logika 1), 

- Gerbang OR
Gerbang OR menghasilkan output 1 ketika salah satu atau kedua input adalah 1 (satu). Jika nilai masukan B1 dan B0 adalah 1 dan 0, atau 0 dan 1, atau 1 dan 1, maka menghasilkan keluaran 1 (satu).
- Gerbang AND




Gerbang AND menghasilkan output 1 ketika nilai input B1 dan B0 adalah 1 (satu). Selain nilai tersebut, menghasilkan output 0 (nol). Dan jika salah satu input gerbang AND dihubungkan dengan sinyal clock yang dihasilkan saat B1 adalah 0 (nol) yang juga 0 (nol) tanpa perubahan. Jika B1 adalah 1, sinyal dimulai pada 0 (nol). 
- Gerbang XOR




Gerbang logika XOR (exclusive OR) adalah jenis gerbang logika yang memiliki dua input dan menghasilkan output aktif (logika 1) hanya jika salah satu input aktif (logika 1), tetapi tidak keduanya. atau berlaku konsep penjumlahan jika ganjil maka output 1

- Gerbang NAND 

Gerbang NAND akan menghasilkan Keluaran Logika 0 apabila semua Masukan (Input) pada Logika 1 dan jika terdapat sebuah Input yang bernilai Logika 0 maka akan menghasilkan Keluaran (Output) Logika 1.Ketika Berlaku konspe perkalian jika terdapat 0 maka output 0

- Gerbang NOR

Fungsi logika NOR dapat direpresentasikan dengan simbol NOR atau dengan tanda negasi di atas simbol OR (∨).Outputan ketika B1 sebagai saklar sehingga B1=1 akan hidup dan berlawanan dengan clock. jika terdapat nilai 1 maka output akan 0. Berlaku konspe penjumlahan, jika penjumlahan besar dari 0 maka output 0.

- Gerbang XNOR


Gerbang logika XNOR (Exclusive NOR) adalah jenis gerbang logika yang merupakan kebalikan dari gerbang logika XOR. Gerbang XNOR menghasilkan output yang aktif (logika 1) jika kedua inputnya sama, baik keduanya aktif (logika 1) atau keduanya nonaktif (logika 0). kebalikan XOR yaitu bernailai 1 jika input berjumlah genap sedangkan XOR ganjil.





5. Video Rangkaian 

        a. Percobaan dengan input B0 dan B1 adalah 1 dan 0
        

        b. Percobaan dengan input B0 adalah 1 dan 0 lalu B1 adalah Clock



6. Analisa 
 
    1. Analisa perbedaan sinyal hasil keluaran masing-masing gerbang logika? jelaskan mengapa didapatkan seperti itu dan bandingkan dengan sinyal cloknya!
 Setiap gerbang logika akan menghasilkan output yang berbeda-beda. hal ini terjadi karena setiap gebang logika memiliki prinsip kerja Yang unik. Pada gerbang Not Setiap input yang diberikan akan menghasilkan kebalikan dari input tersebut. Comoh input 1 akan menjadi 0. Not Sendiri Juga chisebut sebagai Penbaik Logika. Begitu Juga dengan gerbang And, Gerbang ini menerapkan Prinsip perkalian sehingga hanya akan bernilai 1, Jika terdapat salah satu input saja bernilai 0 maka outputnya pasti bernilai 0.

    Gabang or menerapkan Rinsip Penjumlahan, ketika penjumlahan input-inputnya bernilai besar dari 1 maka output yang dihasilkan berlogika 1. hanya kan bernilai 0 saat semua input berlogika 0 atau penjumlahan 0. lalu pada NOR dan NAND berbrti prinsipnya sama dengan or dan not, namun outputnya dibalikkan. lalu pada gerbang XOR berlaku konsep penjumlahan dan outputnya akan berlogika 1 saat kondisi inpit berjumlah ganjil.


Jika dibandingkan dengan sinyal clocknya maka akan mengikuti prinsip yang telah disebutkan diatas: pada gerbang not bentuk clock akan dibalikkan nilainya atau akan bergantian hidup matinya. pada gerbang And jika salah satu 0 maka outputnya 0 namun saat outputnya sama sama 1 maka output akan bernilai 1. Lalu gerbang or akan bernilai 1 jika salah satu bernilai 1, lalu jika b0 selalu 1 dan clock maaka output selalu 1. 

       Gerbang NOR kebalikan dari gerbang Or tadi, disini saat B0 nol dan B1 clock maka output terbalik dari clock. dan saat B01 dan B1 clock maka output akan selalu o sebab selalu terdapat nilai 1. Gerbang NaND kebalikan gerbang and jika terdapat nilai 0 maka output akan selalu bernilai 1. lalu untuk kondisi B0 sama dengan 1 maka output kebalikan dari clock. Selanjutnya XOR, yaitu akan bernilai nol jika outputnya sama 1 dan 1 lalu 0 dan 0. pada kondisi 1 akan seperti clock lalu pada kondisi ke dua kebalikan dari clock. X nor kebalikan dari XOR, kondisi 1 Kebalikan clock dan kondisi 2 seperti clock



    2. bandingkan teori yang ada dengan data hasil praktikum yang didapatkan! Apakah hasilnya sama





    3. Diketahui bentuk sinyal sebagai berikut yaitu input 1 clock awalan 0 dan input 2 clock awalan 1 seperti gambar berikut:
Bagaimanakan bentuk output jika menggunakan gerbang AND dan XNOR?
        Jawab:

        Pada gerbang AND output akan selalu bernilai 0 karena berlaku konsep perkalian, pada setiap siklus kedua clock tidak pernah memiliki nilai 1 secara bersamaan sehingga perkaliannya selalu 0 maka outputnya selalu 0
        Pada gerbang XNOR output akan selalu bernilai 0 juga sebab input akan selalu memiliki 0 dan 1 sehingga penjumlahan kedua input akan selalu 1, namun pada prinsip kerja gerbang XNOR Output akan bernilai 0 jika penjumlahan input adalah ganjil. karena penjumlahan selalu 1 maka output selalu 0.



7. Link Download

1. HTML
















Tidak ada komentar:

Posting Komentar

TP-2 Modul 1

Tugas Pendahuluan 2 - Modul 1 [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI     1. Kondisi     2. Gambar     3. Video Simulasi     4. ...